Menta采用Arteris解决方案用于边缘AI芯粒平台
, 2024年12月03日
Arteris 片上网络 IP 降低了功耗、提高了性能和面积效率,推动了边缘 AI 芯粒平台的发展。
加利福尼亚州坎贝尔,2024 年 12 月 3 日 – 致力于加速系统级芯片(SoC)创建的系统IP领先供应商 Arteris, Inc.(纳斯达克股票代码:AIP)今日宣布,Menta 已在其 MOSAICS-LP 芯粒平台中部署了Arteris 片上网络(NoC) IP。NoC 解决了该公司针对包括人工智能在内的各种应用的边缘和物联网计算的芯粒平台中与性能和面积效率相关的技术挑战。
Menta 是一家提供 eFPGA IP 技术的公司,为 ASIC 和 SoC 应用开发设计自适应、基于标准单元的嵌入式 FPGA IP 核。MOSAICS-LP 芯粒平台专为边缘 AI 计算而设计,采用适应性架构来应对高级计算挑战。该公司的解决方案实现了更高水平的定制,提供首次即正确的设计和更快的量产时间,以支持下一代应用程序。
Arteris 的技术使我们能够实现 MOSAICS-LP 平台所需的性能和面积目标。Arteris 的片上网络(NoC)IP 经过验证的功能可确保我们的解决方案高效扩展,同时简化我们的设计流程。”
Menta 董事总经理兼首席技术官, Yoan Dupret
“我们很高兴与 Menta 合作开发其高性能芯粒,” Arteris 总裁兼首席执行官 K. Charles Janac 表示:“我们的互连 IP 提供了所需的可扩展性、性能和功耗配置,以支持包括 Edge AI 在内的各种应用的先进设计。”
Arteris 的片上网络 IP 可自动执行互连设计任务,从而缩短开发时间、优化功耗并最小化芯片面积。请访问 arteris.cn了解更多信息。
关于 Arteris
Arteris 是领先的系统 IP 提供商,致力于加速当今电子系统中的系统级芯片(SoC)开发。Arteris 的片上网络(NoC)互连 IP 和 SoC集成自动化技术可以实现更高的产品性能、更低的功耗和更快的上市时间,从而提供更好的 SoC 经济性,使其客户可以专注于构想未来。了解更多信息,请访问arteris.cn。
关于 Menta
Menta 是一家位于法国索菲亚安提波利斯的公司,是 eFPGA 领域的先驱,为追求速度、准确性、性能和效率的 ASIC 和 SoC 设计人员提供服务。eFPGA 的适应性架构基于设计自适应标准单元和最先进的工具集,可为任何代工厂的 SoC 设计提供最高程度的设计定制、一流的可测试性和最快的量产时间。作为 eFPGA IP 的领导者,Menta 体现了卓越的创新能力,提供具有卓越可靠性的可定制解决方案。我们致力于进步也深知社会责任,将绩效与可持续性相结合,指导着我们迈出的每一步。
关于 MOSAICS-LP
MOSAICS-LP 在半导体市场上提供了独特的解决方案,解决了传统单片方法的局限性,这些方法通常耗能大、且面临可扩展性和成本方面的挑战。这是一个专为开发异构芯片而设计的工业平台,利用通用底盘并基于第三方芯片目录。该计划得到了法国政府的支持,是与 CEA-List 战略合作伙伴关系的一部分,CEA-List 是一家法国研究中心,以其在智能数字系统领域的专业知识而闻名于世。此次合作加强了我们对卓越和创新的承诺,将 MOSAICS-LP 定位为新兴 IC 设计技术领域的领先解决方案。
© 2004-2024 Arteris, Inc. 在全球保留所有权利。Arteris、Arteris IP、Arteris IP 徽标以及在 https://www.arteris.com/trademarks 上的其他 Arteris 标志是 Arteris, Inc. 或其子公司的商标或注册商标。所有其他商标均为其各自所有者的财产。